Verkleinen van chips blijkt erg moeilijk
Dit was de teneur op het International Symposium on Physical Systems (ISPD), dat in de VS is gehouden. Het blijkt, dat de meeste trucs voor het verbeteren van halfgeleiders (verlagen van de voedingsspanning, verhogen van de kloksnelheid) al zijn 'opgebruikt'. "We gaan nu naar een spoorbreedte van 14 nanometer en dat komt angstig dicht in de buurt van de moleculaire schaal.

Shutterstock
Shutterstock
We lopen tegen problemen aan, waar we het bestaan niet eens van hadden vermoed", zegt James Warnock, distinguished engineer bij IBM.
Lekstromen doen ons de das om
Hoe kleiner de transistoren, des te dunner worden ook de isolatielaagjes. "En daar zitten we nu tegen de muur aan", zegt Warnock. "We kunnen de onderdelen nog wel maken, met veel moeite, maar ze werken niet goed. Tenminste niet volgens de traditionele manier van ontwerpen. We zullen echt de hoogte in moeten, om op een beperkt oppervlak toch voldoende afstand te creëren tussen de elektroden van de transistor. Intel heeft daar al mee geëxperimenteerd bij chips met 22 nanometer spoorbreedte, en met succes."
Gerelateerde artikelen
Gerelateerde artikelen
Reacties
Om een reactie achter te laten is een account vereist.
Inloggen Word abonnee